В рамках этого проекта разрабатывается процессор DSP, оптимизированный для операций FIR/IIR/DCT. Кодирование выполнено в VHDL и предназначено для синтеза Altera quartus II.
история версии
- Версия initial размещено на 2004-11-24
Несколько исправлений и обновлений - Версия N/A размещено на 2004-11-24
Подробная информация о программе
- Категории: Развития > Других
- Издателя: dsp-gatech.sf.net
- Лицензии: Бесплатный
- Цена: N/A
- Версия: Array
- Платформы: windows